## บทที่ 6 สถาปัตยกรรมของโพรเซสเซอร์แบบต่างๆ

สไลด์ในหน้าที่ 4 แสดงการแบ่งประเภทของสถาปัตยกรรมคอมพิวเตอร์ ซึ่งสามารถมองได้หลาย แง่มุม หากมองในแง่ของการจัด memory organization ก็จะแบ่งสถาปัตยกรรมคอมพิวเตอร์ได้เป็นสองแบบ คือสถาปัตยกรรมแบบ Von-Neumann และสถาปัตยกรรมแบบ Harvard แต่ถ้าเราแบ่งประเภทของ สถาปัตยกรรมคอมพิวเตอร์ตามชนิดของการจัดการชุดคำสั่งจะแบ่งออกเป็น 3 ประเภทคือ CISC, RISC และ VLIW

สถาปัตยกรรมแบบ Harvard จะแยกหน่วยความจำออกเป็นสองส่วนอย่างชัดเจน ได้แก่ หน่วยความจำโปรแกรมและหน่วยความจำข้อมูล โดยข้อกำหนดของสถาปัตยกรรมนี้จะกำหนดให้เก็บ แอพพลิเคชั่นโปรแกรมและระบบปฏิบัติการไว้ในหน่วยความจำโปรแกรมเท่านั้น การแก้ไขข้อมูลใน หน่วยความจำโปรแกรมขณะรันไทม์ไม่สามารถทำได้ และข้อมูลที่แอพพลิเคชั่นโปรแกรมประมวลผลจะเก็บ อยู่ในหน่วยความจำข้อมูลเท่านั้น สถาปัตยกรรมซีพียูที่ใช้วิธีนี้ได้แก่ ไมโครคอนโทรลเลอร์ตระกูล MCS-51 ของบริษัทอินเทล ซึ่งเป็นซีพียูขนาด 8 บิต ซึ่งมีจำนวนบัสแอดเดรสขนาด 16 เส้น สามารถมีหน่วยความจำโปรแกรมได้สูงสุดจำนวน 64 กิโลไบต์ และหน่วยความจำข้อมูลสูงสุดได้ 64 กิโลไบต์เช่นกัน ดังนั้น สถาปัตยกรรมของ MCS-51 จึงสามารถต่อหน่วยความจำได้รวมเท่ากับ 128 กิโลไบต์ ตัวอย่างของซีพียูอีก สถาปัตยกรรมหนึ่งที่จัดหน่วยความจำแบบ Harvard ก็คือซีพียูตระกูล MIPS ของบริษัทซิลิคอนกราฟฟิกส์ สไลด์หน้าที่ 6-7 แสดงให้เห็นถึงโครงสร้างของสถาปัตยกรรมดังกล่าว

สถาปัตยกรรมอีกรูปแบบหนึ่งคือสถาปัตยกรรมแบบ Von-Neumann ซึ่งไม่ได้แบ่งหน่วยความจำของข้อมูลและโปรแกรมออกจากกัน ซึ่งในสถาปัตยกรรมแบบนี้อนุญาตให้สามารถเปลี่ยนแปลงโค๊ดโปรแกรมในขณะรันแอพพลิเคชั่นได้ โดยในสถาปัตยกรรมนี้เราจะเก็บแอพพลิเคชั่นโปรแกรม ระบบปฏิบัติการและข้อมูลที่ประมวลผลไว้ในหน่วยความจำหลักไว้ที่ใดก็ได้ดังสไลด์หน้าที่ 9 แต่ในทางปฏิบัติ แล้วการจัดการข้อมูลว่าเก็บโปรแกรมและข้อมูลไว้ที่ตำแหน่งใดในหน่วยความจำนั้นจะขึ้นอยู่กับการตัดสินใจของระบบปฏิบัติการเป็นหลัก ตัวอย่างซีพียูที่ใช้สถาปัตยกรรมนี้ได้แก่ซีพียู 80x86 ของบริษัทอินเทลและสถาปัตกรรม z80 ของบริษัท ไซล็อก เป็นต้น

นอกจากการแบ่งสถาปัตยกรรมของคอมพิวเตอร์ตามลักษณะการต่อหน่วยความจำแล้วยังมองถึง รูปแบบของการออกแบบชุดคำสั่งด้วย สถาปัตยกรรมแบบ CISC ย่อมาจาก Complex Instruction Set Computer ซึ่งจะมีชุดคำสั่งที่มีความซับซ้อนในการทำงานสูง ยกตัวอย่างเช่นในบางซีพียู เราสามารถใช้คำสั่ง ในการค้นหาข้อมูลที่ต้องการในบล๊อกของหน่วยความจำขนาดใหญ่ได้ด้วยคำสั่งเพียงคำสั่งเดียว และมี จำนวนคำสั่งใช้งานเป็นจำนวนมาก ประมาณ 200-300 คำสั่งหรือมากกว่านั้นซีพียูมีแอดเดรสซิ่งใหมดให้ เลือกใช้เป็นจำนวนมาก ซีพียูแบบนี้มีข้อดีคือเขียนโปรแกรมได้ง่าย ตัวอย่างสถาปัตยกรรมนี้ได้แก่ สถาปัตยกรรม 680x0 ของโมโตโรล่า และสถาปัตยกรรม 80x86 ของอินเทล ซึ่งสาเหตุที่มีชุดคำสั่งจำนวน

มากเพราะผู้พัฒนาต้องการให้ซีพียูรุ่นใหม่สามารถใช้ซอฟต์แวร์ของเก่าได้ ดังนั้นเพื่อเพิ่มประสิทธิภาพในการ ทำงานผู้ผลิตจึงเพิ่มคำสั่งใหม่ขึ้นมาให้ใช้งาน ส่งผลให้ซีพียูรุ่นใหม่ๆ มีคำสั่งใช้งานเพิ่มมากขึ้นเรื่อยๆ

อีกแนวทางในการพัฒนาซีพียูคือพยายามลดจำนวนคำสั่งให้เหลือน้อยที่สุด เท่าที่จำเป็นเท่านั้นทั้งนี้ เนื่องจากมีงานวิจัยหลายชิ้นพบว่าแม้ว่าผู้ผลิตซีพียูออกแบบคำสั่งมาให้จำนวนมากแต่คอมไพเลอร์ทั่วไป ดังนั้นจึงมีแนวคิดว่าทำอย่างไรที่จะลดความซับซ้อนของซีพียูให้ ไม่ได้ใช้ชุดคำสั่งบางคำสั่งของซีพียูเลย ได้มากที่สุด โดยคงไว้เฉพาะคำสั่งที่จำเป็น ซึ่งจะทำให้ง่ายต่อการออกแบบซีพียูและเพิ่มสมรรถนะของซีพียูใน ภายหลังจึงเกิดแนวคิดของ RISC (Reduced Instruction Set Computer) ซึ่งแสดงให้เห็นในสไลด์หน้าที่ 12 แนวคิดของ RISC นี้พยายามลดความซับซ้อนของคำสั่งลงโดยกำหนดให้คำสั่งที่สามารถอ่านหน่วยความจำ ได้คือคำสั่ง Load และคำสั่ง Store เท่านั้น ส่วนคำสั่งอื่นๆ จะทำกับข้อมูลในรีจิสเตอร์เท่านั้น และเพื่อให้ง่าย ต่อการถอดรหัสคำสั่ง ซีพียูจึงกำหนดให้มีความยาวของคำสั่งคงที่ ซึ่งแตกต่างจาก CISC ที่มีความยาวของ คำสั่งแตกต่างกันไปตามชนิดของคำสั่ง ส่งผลให้วงจร Instruction decoder ในชีพียูมีความซับซ้อนขึ้นเป็นเงา ตามตัว ในชีพียูแบบนี้เนื่องจากมีชุดคำสั่งน้อย ดังนั้นในการทำโอเปอเรชั่นที่มีความซับซ้อนทำได้โดยเอาคำสั่ง พื้นฐานที่มีให้มาเขียนโปรแกรมให้ทำงานซับซ้อนให้ได้ตามต้องการ ซีพียูแบบ RISC ส่วนใหญ่มีรีจิสเตอร์ให้ ใช้งานเป็นจำนวนมากเพื่อลดการสลับข้อมูลระหว่างหน่วยความจำหลักและรีจิสเตอร์ให้ได้มากที่สุด เนื่องจากคำสั่งมีรูปแบบที่ง่าย จึงสามารถสร้างวงจร control unit แบบ Hardwired ขึ้นมาควบคุมซึ่งมี ความเร็วสูงกว่าแบบใช้ไมโครโปรแกรมที่ใช้ในแบบ CISC ตัวอย่างซีพียูที่ใช้สถาปัตยกรรมแบบนี้ได้แก่ซีพียู MIPS ของบริษัทซิลิคอนกราฟฟิกส์ ซีพียู Alpha ของบริษัท Compaq-HP เป็นต้น

สไลด์หน้าที่ 14 เป็นการเปรียบเทียบคุณสมบัติของสถาปัตยกรรมแบบ CISC และแบบ RISC ซึ่ง สถาปัตยกรรมแบบ CISC เนื่องจากคำสั่งมีความซับซ้อนจึงสามารถใช้แทนคำสั่งของ RISC ได้หลายคำสั่ง ส่งผลให้แอพพลิเคชั่นโปรแกรมของซีพียู CISC มักจะมีขนาดเล็กกว่าของแบบ RISC อย่างไรก็ตามเนื่องจาก สถาปัตยกรรมแบบ RISC มีความซับซ้อนน้อยกว่า ส่งผลให้ต้องการจำนวนทรานซิสเตอร์ในการสร้างวงจร น้อยกว่า ส่งผลให้การกินไฟของซีพียูแบบ RISC ค่อนข้างต่ำมากเมื่อเทียบกับซีพียูแบบ CISC ดังนั้นซีพียู RISC มักจะพบในงานที่ต้องการความสามารถในงานประหยัดพลังงาน เช่น ซีพียูในโทรศัพท์มือถือมักจะใช้ ซีพียูแบบ RISC ทั้งสิ้นยกตัวอย่างซีพียู RISC ที่นิยมใช้ในโทรศัพท์มือถือเช่น ARM, MIPS เป็นต้น

สไลด์หน้าที่ 15 แสดงให้เห็นภาพรวมในการพัฒนาซีพียูในท้องตลาดซึ่งจะเห็นว่าส่วนใหญ่จะใช้ สถาปัตยกรรมแบบ RISC เป็นส่วนใหญ่ แต่อย่างไรก็ตามซีพียูที่ประสบความสำเร็จสูงสุดในท้องตลาดกลับ เป็นสถาปัตยกรรมแบบ CISC ซึ่งก็คือสถาปัตยกรรม 80x86 ของบริษัทอินเทล สาเหตุหลักเนื่องจากมี แอพพลิเคชั่นสนับสนุนเป็นจำนวนมากและราคาที่ถูกนั่นเอง ส่วนซีพียู RISC มักจะใช้ในเครื่องระดับ เวิร์กสเตชั่นขึ้นไป ซึ่งมีตลาดที่แคบกว่า

สถาปัตยกรรมชุดคำสั่งแบบสุดท้ายที่บทนี้จะพูดถึงคือสถาปัตยกรรมชุดคำสั่งแบบ VLIW (Very long Instruction Word) ซึ่งแสดงให้เห็นในสไลด์หน้าที่ 16 จุดที่แตกต่างจาก RISC และ CISC คือ สถาปัตยกรรมแบบนี้จะมีคำสั่งที่ยาวมาก ในหนึ่งคำสั่งจะประกอบไปด้วยโอเปอเรชั่นหลายๆ โอเปอเรชั่น ซึ่ง จากรูปในสไลด์ยกตัวอย่าง คำสั่ง 1 คำสั่งของซีพียูแบบ VLIW จะแทนคำสั่งของแบบ CISC/RISC ได้ถึง 4

คำสั่ง ด้วยกัน ในซีพียูแบบ VLIW จะมีหน่วย execution unit หลายตัว ซึ่งจะมีจำนวนเท่ากับจำนวนโอเปอ เรชั่นที่สามารถทำได้ใน 1 คำสั่ง ซึ่งโอเปอเรชั่นดังกล่าวสามารถทำได้พร้อมๆ กัน ส่งผลให้ในขณะใดขณะหนึ่ง ซีพียูแบบ VLIW สามารถทำงานได้มากกว่าซีพียูแบบ RISC/CISC เพื่อที่จะให้ได้การทำงานดังกล่าว ซีพียู แบบนี้ต้องอาศัยความสามารถของคอมไพเลอร์ในการจัดหาโอเปอเรชั่นที่สามารถทำงานพร้อมกันได้บรรจุลง ไปในคำสั่งเดียวกันหรือ Instruction Level parallelism (ILP) หากคอมไพเลอร์ไม่สามารถหาโอเปอเรชั่นที่ สามารถทำพร้อมกันได้ครบเท่ากับจำนวนโอเปอเรชั่นที่คำสั่งต้องการ ตัวคอมไพเลอร์จะใส่โอเปอเรชั่น NOP เข้าไปในคำสั่งแทน เนื่องจากการทำงานขนานกันของโอเปอเรชั่นถูกจัดการมาตั้งแต่ขั้นตอนการคอมไพล์แล้ว ดังนั้นหน่วยเฟตช์ข้อมูลในซีพียูแบบนี้จะมีความซับซ้อนน้อยกว่าการใช้เทคนิคซุปเปอร์สเกลาร์ค่อนข้างมาก อย่างไรก็ตาม ซีพียูแบบ VLIW มีข้อเสียในแง่ของการที่มีการระบุการทำงานขนานลงไปอย่างชัดเจนในคำสั่ง ว่าโอเปอเรชั่นใดทำงานกับ execution unit ตัวใด ส่งผลให้โปรแกรมที่เขียนขึ้นมาเพื่อใช้กับชีพียูรุ่นใดรุ่นหนึ่ง ไม่ได้รับประโยชน์จาก execution unit ที่เพิ่มขึ้นมาในชีพียูรุ่นหลังเลย หากต้องการใช้ความสามารถของ execution unit ที่เพิ่มขึ้นมาใหม่จะต้องนำซอร์สโค๊ดของแอพพลิเคชั่นนั้นมาคอมไพล์ใหม่ ดังนั้นซีพียูที่ใช้ เทคนิค VLIW นี้จึงไม่ค่อยประสบความสำเร็จมากนักในตลาดคอมพิวเตอร์ทั่วไป สืบเนื่องจากผู้ใช้ส่วนใหญ่ ต้องการความสามารถทางด้านการนำเอาแอพพลิเคชั่นเดิมมาใช้กับซีพียูรุ่นใหม่ได้ อย่างไรก็ตามสืบเนื่องจาก คุณสมบัติของความเร็วในการทำงานและกินพลังงานต่ำของสถาปัตยกรรมแบบ สถาปัตยกรรมดังกล่าวนิยมมากในงานที่ไม่ต้องการการเปลี่ยนแปลงซอฟต์แวร์โดยผู้ใช้ ดังนั้นสถาปัตยกรรม แบบนี้จึงนิยมใช้งานมากในงานการประมวลผลสัญญาณดิจิตอล (Digital signal processing : DSP) เช่น ชิป TriMedia ของบริษัท Philips เป็นต้น

\_\_\_\_\_